概述
计算机辅助工程软件的供应商已把VHDL作为其CAD或EDA软件输入与输出的标准,例如SYNOPSYS ALTERA CA-DENCE VIEW LOGIC等EDA厂商均提供了VHDL的编译器,并在其仿真工具、综合工具和布图工具中提供了对VHDL的支持。特别值得一提的是ALTERA公司不仅提供大规模的CPLD和FPGA器件,同时也提供一套十分有特色的综合工具MAXPLUS- II,设计者既可以使用原理图输入,也可以使用文本输入方式,更可以二者混合输入。1
发展VHDL语言从70年代末和80年代初开始发展,起源于美国国防部VHSIC计划,该计划的目标是开发下一代高集成度的IC芯片,使用的是门级工具。但对于10万门级的设计使用门级工具显然会力不从心,于是在80年代初,硬件描述语言VHDL被提出来,用于描述复杂的逻辑电路和作为标准的交换文件,此后,VHDL被不断发展和完善,参加和支持的厂商越来越多,直到1987年VHDL被正式接纳为IEEE1076- 87标准从此,电子逻辑设计开始摆脱设计人员带有浓重个人风格的设训思路,而采用标准化模块和确定的语言描述来加以规范。到1993年,IEEE1076- 87被改版为93年版,进一步完善了标准化的模块,增强了模块的功能。1